



# UNICAMP - Instituto de Computação

MC613 - Laboratório de Circuitos Lógicos

# Tutorial - Controladores de teclado e de mouse

Monitores: Caio Hoffman & George Gondim

Professores: Mario Lúcio Côrtes & Guido Costa Souza de Araújo

# Sumário

| 1            | Intr | Introdução |                      |     |  |
|--------------|------|------------|----------------------|-----|--|
|              | 1.1  | Compo      | onente PS2_IOBASE    | 2   |  |
|              | 1.2  | Comp       | onente MOUSE_CTRL    | 2   |  |
|              |      | 1.2.1      | Genéricos            | 2   |  |
|              |      | 1.2.2      | Sinais Bidirecionais | 3   |  |
|              |      | 1.2.3      | Sinais de Entrada    | . 3 |  |
|              |      | 1.2.4      | Sinais de Saída      | . 3 |  |
|              | 1.3  | Comp       | onente KBDEX_CTRL    | 4   |  |
|              |      | 1.3.1      | Genéricos            | 4   |  |
|              |      | 1.3.2      | Sinais Bidirecionais | 4   |  |
|              |      | 1.3.3      | Sinais de Entrada    | 4   |  |
|              |      | 1.3.4      | Sinais de Saída      | 4   |  |
| <b>2</b>     | Exe  | mplos      |                      | 6   |  |
|              | 2.1  | Mouse      |                      | 6   |  |
|              | 2.2  | Teclad     | lo                   | 6   |  |
| 3            | Exe  | rcício i   | Propostos            | 6   |  |
| $\mathbf{A}$ | Cód  | ligos V    | THDL                 | 8   |  |
|              | A.1  | Compo      | onente PS2_IOBASE    | 8   |  |
|              | A.2  | Compo      | onente MOUSE_CTRL    | 11  |  |
|              | A.3  | Compo      | onente KBDEX_CTRL    | 14  |  |
|              | A.4  | Exemp      | olos                 | 21  |  |

|       | A.4.1  | Uso do mouse                                            | 21 |
|-------|--------|---------------------------------------------------------|----|
|       | A.4.2  | Uso do teclado                                          | 23 |
| Lista | de '   | Tabelas                                                 |    |
| 1     | Associ | iação de pinos bidirecionais do <i>mouse_ctrl</i>       | 3  |
| 2     | Associ | iação de pinos dos sinais de entrada <i>mouse_ctrl.</i> | 3  |

# Conteúdo do Tutorial

- 1. Menção ao protocolo PS2 e a seu componente PS2\_IOBASE
- 2. Utilização do mouse
  - (a) Componente MOUSE\_CTRL
  - (b) Genéricos, sinais de entrada e de saída.
- 3. Utilização do teclado
  - (a) Componente KBDEX\_CTRL
  - (b) Genéricos, sinais de entrada e de saída.
- 4. Exemplo de utilização
- 5. Exercícios propostos.

# Materiais

• Quartus 9.1 sp2 da Altera.

# 1 Introdução

O objetivo desse tutorial é fazer uma descrição muito breve de como interpretar os sinais vindos de teclado e de mouse através da porta PS2 da DE1 da Altera, por meio dos componentes **mouse\_ctrl** (controlador de mouse) e **kbdex\_ctrl** (controlador de teclado). Primeiramente, serão apresentados os componentes, seus sinais de entrada e de saída. Em seguida, será exibido um pequeno exemplo para cada componente.

OBSERVAÇÃO: Recomendamos fortemente que todos os alunos realizem a atribuição de pinos da DE1 usando o arquivo  $DE1\_pin\_assignments.csv$  localizado na sessão "Material Complementar" do site da disciplina.

## 1.1 Componente PS2\_IOBASE

Tanto o controlador de teclado quanto o controlador de mouse fazem uso do componente  $ps2\_iobase$ , portanto, tenha certeza de que o arquivo VHDL deste componente esteja incluso no seu projeto. Este componente implementa um módulo controlador do protocolo PS2. Explicar o que é este protocolo e como funciona o seu controlador foge do escopo deste tutorial, porém os alunos interessados são encorajados a estudá-los. É necessário, no entanto, que o aluno saiba que o protocolo PS2 faz uso de barramentos bidirecionais i.e. sinais tanto de entrada quanto de saída.

# 1.2 Componente MOUSE\_CTRL

Explicaremos aqui o significado e o modo de uso de cada sinal e de cada genérico presente na entidade do componente. Observe que o protocolo de comunicação usado por esse módulo é o protocolo PS2 cujo controlador é o *ps2\_iobase*.

#### 1.2.1 Genéricos

O componente faz uso de um único genérico o clkfreq que determina a frequência em kHz do clock de funcionamento do componente, recomendamos **fortemente** que seja usado 24000kHz que é sinal de atribuição CLOCK\_24 da DE1, observe que este sinal

possui dois pinos, logo ele precisa ser declarado como um vetor.

#### 1.2.2 Sinais Bidirecionais

Existem dois sinais bidirecionais: o sinal  $ps2\_data$  são os bits transferidos serialmente para e da porta PS2, este sinal deve ser conectado aos pinos referidos pelo sinal de atribuição PS2\_DATA; o  $ps2\_clk$  é o clock de funcionamento do controlador PS2, deve ser conectado aos pinos do sinal de atribuição PS2\_CLK.

Tabela 1: Associação de pinos bidirecionais do mouse\_ctrl.

| Sinal bidirecionais | Nome do sinal de atribuição | Tipo do sinal |
|---------------------|-----------------------------|---------------|
| ps2_data            | PS2_DATA                    | STD_LOGIC     |
| $\mathrm{ps}2$ _clk | $PS2\_CLK$                  | STD_LOGIC     |

#### 1.2.3 Sinais de Entrada

São eles: o clock do sistema clk que deve possuir a mesma frequência atribuida ao clkfreq, como mencionado anteriormente, é recomendado que se use 24000kHz; o sinal de habilitação en e o sinal de reinicialização resetn que é ativo baixo. O sinais en e resetn podem ser atribuidos a qualquer pino desejado.

Tabela 2: Associação de pinos dos sinais de entrada mouse\_ctrl.

| Sinal de entrada        | Nome do sinal de atribuição | Tipo do sinal de atribuição  |
|-------------------------|-----------------------------|------------------------------|
| clk                     | CLOCK_24                    | STD_LOGIC_VECTOR(1 downto 0) |
| en                      | -                           | -                            |
| $\operatorname{resetn}$ | =                           | -                            |

#### 1.2.4 Sinais de Saída

Não há necessidade de atribuição especial de pinos aos sinais de saída. São eles: o newdata que é alto quando há um novo pacote para ser recebido do mouse; o vetor  $bt\_on$  corresponde aos botões do mouse  $-bt\_on(0)$  é o botão esquerdo,  $bt\_on(1)$  é o direito e  $bt\_on(2)$  é o do meio - e, quando pressionados, temos um sinal alto na célula correspondente do vetor; Os sinais dx e dy determinam, em complemento de dois de 8 bits, a variação das coordenadas da posição do mouse; ox e oy são altos quando há ocorrência de

overflow em algumas das coordenadas de deslocamento i.e. o valor do deslocamento em x e y saiu do intervalo  $[-2^8, 2^8 - 1]$ ; e, finalmente, o sinal wheel representa, em complemento de 2 de 4 bits, o valor do deslocamento da roda do mouse em relação à posição anterior. O código  $ps2\_mouse\_test$  será utilizado como exemplo para nos familiarizarmos com o controlador de mouse.

## 1.3 Componente KBDEX\_CTRL

Neste sessão detalharemos o uso do controlador de teclado. Este módulo também faz uso do controlador PS2  $ps2\_iobase$ .

#### 1.3.1 Genéricos

Este componente possui um único genérico que é o mesmo explicado na sessão 1.2.1.

#### 1.3.2 Sinais Bidirecionais

Os sinais bidirecionais que este componente usa são os mesmos explicados na sessão 1.2.2.

#### 1.3.3 Sinais de Entrada

Três dos quatros sinais de entrada do componente são idênticos aos do controlador de mouse são eles: clk, en e resetn (ver sessão 1.2.3). O quarto sinal de entrada o lights é um vetor que determina o estado dos LEDs do teclado, light(0) é o do  $scroll\ lock$ , light(1) é o do nunlock e o lights(2) o do capslock, no entanto, a versão atual do componente  $\bf não$   $\bf suporta$  que esses LEDs sejam ligados, portanto, mantenha-os em zero.

#### 1.3.4 Sinais de Saída

Este controlador de teclado suporta até 3 teclas pressionadas ao mesmo tempo, o sinal de saída  $key\_on$  é um vetor que indica se temos ou não teclas pressionadas, a célula 0 representa a primeira tecla pressinada, a 1 a segunda e a 2 a terceira. O sinal  $key\_code$  é o vetor que indica o código de leitura (scancode)da tecla pressionada, os bits 15-0 são para

a primeira tecla pressionada, os 31-16 para a segunda e os 47-32 para a terceira. Para o correto mapeamento das teclas do teclado e para familizarição com seu controlador, utilizaremos o código de exemplo  $ps2\_kbd\_test$ .

# 2 Exemplos

#### 2.1 Mouse

Para exemplificar o funcionamento do mouse, temos o código 4. Seu funcionamento é bem simples: é mostrado nos displays de 7 segmentos o valor da posição absoluta do mouse, sendo HEX3 e HEX2 a abscissa e a ordenada são HEX1 e HEX0; nos LEDs verdes 7-5 da DE1 é mostrado o sinal de saída  $bt_-on$ ; no LED vermelho 9 ox e no 7 7; o valor do deslocamento da wheel é mostrado em binário nos LEDs verdes 3-0. Observe que a constante SENSIBILITY (linha 67) serve determinarmos a sensibilidade do mouse i.e. determinarmos o quanto será necessário mover o mouse para alterarmos suas coordenadas. Observando o processo entre as linhas 91 e 106, notamos que ele é síncrono com a chegada de um novo pacote – sinal signewdata que é o sinal newdata de saída do mouse. Veja a sessão 1.2.4 para relembrar os sinais de saída do mouse.

**DICA:** Aos alunos que vão utilizar o mouse, este código de exemplo pode ser utilizado com poucas modificações.

#### 2.2 Teclado

O exemplo para o teclado está no código 5. Este também é um circuito bem simples que, ignorando o funcionamento dos LEDs do teclado (linhas 90-111), o circuito simplesmente mostra no display de 7 segmentos o *scancode* da primeira tecla pressionada no teclado e atribui aos LEDs verdes 7-5 da DE1 o valor do sinal *key\_on* (explicado na sessão 1.3.4).

**DICA:** Aos alunos que vão utilizar o teclado, este código de exmplo pode ser utilizado para determinação do valor dos scancodes das teclas que vocês utilizarão.

# 3 Exercício Propostos

1. Verifique o funcionamento do exemplo do mouse na DE1. Aumente e diminua o valor da constante SENSIBILITY e observe o que acontece.

- 2. Qual a o *scancode* que codifica a letra minúscula 'ç'? E qual codifica a seta para baixo? Qual codifica a letra maíuscula 'A' (não use o fixa/caps para este exercício).
- 3. Altere o código do exemplo do teclado para que, usando os switchs da DE1, você possa verificar o valor de qualquer uma das 3 teclas pressionadas através do display de 7 segmentos.

# A Códigos VHDL

Todos os códigos desta sessão estão na página da disciplina em "Material Complementar".

## A.1 Componente PS2\_IOBASE

Código VHDL 1: ps2\_iobase.vhd

```
1
   -- Title
               : MC613
2
3
   -- Project
               : PS2 Basic Protocol
               : www.ic.unicamp.br/~corte/mc613/
4
     Details
                  www.\ computer-engineering.\ org/ps2protocol/
5
7
   --File
                : ps2-base.vhd
   -- Last update: 2010/04/12
10
11
12
   -- Description:
   -- PS2 basic control
13
14
15
16
   LIBRARY ieee;
   USE ieee.std_logic_1164.all;
17
   USE ieee.numeric_std.all;
18
19
20
   entity ps2_iobase is
21
    generic(
22
      clkfreq : integer -- This is the system clock value in kHz
23
     );
24
      ps2_data : inout std_logic; -- PS2 data pin
       26
                                   -- system clock (same frequency as defined in
27
                : in std_logic;
28
                                        'clkfreq' generic)
       en : in std_logic;
resetn : in std_logic;
                                   -- Enable
29
30
                     std_logic;
                                   -- Reset when '0'
       idata_rdy : in std_logic;
                                   -- Rise this to signal data is ready to be sent
31
32
                                       to device
       33
34
       - this before rising 'idata_rdy'
odata_rdy : out std_logic; - '1' when data from device has arrived
35
36
               : out std_logic_vector(7 downto 0) - Data from device
37
       odata
    );
38
39
   end;
40
   architecture rtl of ps2_iobase is
     constant CLKSSTABLE : integer := clkfreq / 150;
42
43
44
     signal sdata, hdata : std_logic_vector(7 downto 0);
45
     {\color{red} {\tt signal}} sigtrigger, parchecked, sigsending,
46
            sigsendend, sigclkreleased, sigclkheld: std_logic;
47
       - Trigger for state change to eliminate noise
48
49
     process(clk, ps2_clk, en, resetn)
       variable fcount, rcount : integer range CLKSSTABLE downto 0;
50
51
52
       if(rising_edge(clk) and en = '1') then
53
         -- Falling edge noise
       if ps2_clk = '0' then
```

```
55
             rcount := 0;
             if fcount >= CLKSSTABLE then
57
              sigtrigger <= '1';
58
             else
59
              fcount := fcount + 1;
60
            end if;
61
             Rising edge noise
          elsif ps2_clk = '1' then
62
63
             fcount := 0;
64
             if rcount >= CLKSSTABLE then
              sigtrigger <= '0';
65
66
             else
67
              rcount := rcount + 1;
             end if;
68
69
          end if;
70
        end if;
        if resetn = '0' then
71
72
          fcount := 0;
73
          rcount := 0;
74
          sigtrigger <= '0';
75
        end if;
      end process;
76
77
78
      FROMPS2:
79
      process(sigtrigger, sigsending, resetn)
80
        variable count : integer range 0 to 11;
81
82
        if(rising_edge(sigtrigger) and sigsending = '0') then
          if count > 0 and count < 9 then
83
            sdata(count - 1) <= ps2_data;
84
85
           end if;
86
          if count = 9 then
            if (not (sdata(0) xor sdata(1) xor sdata(2) xor sdata(3)
87
88
             xor sdata(4) xor sdata(5) xor sdata(6) xor sdata(7))) = ps2_data then
89
              parchecked <= '1';
90
             else
91
              parchecked <= '0';
92
            end if:
93
           end if;
94
          count := count + 1;
95
           if count = 11 then
            count := 0;
96
97
            parchecked <= '0';
98
          end if;
99
        end if;
        if resetn = '0' or sigsending = '1' then
100
          sdata <= (others => '0');
101
          parchecked <= '0';
102
103
          count := 0;
104
        end if;
105
      end process;
106
      odata_rdy <= en and parchecked;
107
108
109
      odata <= sdata;
110
      -- Edge triggered send register
111
112
      process(idata_rdy, sigsendend, resetn)
113
      begin
114
        if(rising_edge(idata_rdy)) then
115
          sigsending <= '1';
116
         end if:
        if resetn = '0' or sigsendend = '1' then
117
118
          sigsending <= '0';
119
        end if;
120
      end process;
121
      -- Wait for at least 11ms before allowing to send again
122
123
      process(clk, sigsending, resetn)
      -- clkfreq is the number of clocks within a milisecond
124
```

```
125
         variable countclk : integer range 0 to (12 * clkfreq);
126
127
         if(rising_edge(clk) and sigsending = '0') then
128
           if countclk = (11 * clkfreq) then
            send_rdy <= '1';
129
130
           else
131
            countclk := countclk + 1;
132
          end if;
133
         end if;
134
         if sigsending = '1' then
          send_rdy <= '0';
135
136
          countclk := 0;
137
         end if;
         if resetn = '0' then
138
          send_rdy <= '1';
139
          countclk := 0;
140
141
         end if:
142
       end process;
143
144
      -- Host input data register
145
       process(idata_rdy, sigsendend, resetn)
146
147
         if(rising_edge(idata_rdy)) then
148
          hdata <= idata;
149
         end if;
150
         if resetn = '0' or sigsendend = '1' then
          hdata <= (others => '0');
151
152
         end if;
153
       end process;
154
155
      -- PS2 clock control
156
      process(clk, sigsendend, resetn)
         constant US100CNT : integer := clkfreq / 10;
157
158
159
         variable count : integer range 0 to US100CNT + 101;
160
161
         if(rising_edge(clk) and sigsending = '1') then
          if count < US100CNT + 50 then
162
163
             count := count + 1;
             ps2_clk <= '0';
164
165
             sigclkreleased <= '0';
166
             sigclkheld <= '0';
           elsif count < US100CNT + 100 then
167
168
             count := count + 1;
169
             ps2_clk <= '0';
             sigclkreleased <= '0';
170
171
             sigclkheld <= '1';
172
           else
             ps2_clk <= 'Z';
173
174
             sigclkreleased <= '1';
175
             sigclkheld <= '0';
176
           end if;
177
         end if;
         if resetn = '0' or sigsendend = '1' then
   ps2_clk <= 'Z';</pre>
178
179
          sigclkreleased <= '1';
180
181
           sigclkheld <= '0';
182
           count := 0;
183
         end if;
184
       end process;
185
186
       — Sending control
187
      TOPS2:
188
       process(sigtrigger, sigsending, sigclkheld, sigclkreleased, resetn)
         variable count : integer range 0 to 11;
189
190
         if(rising_edge(sigtrigger) and sigclkreleased = '1'
191
192
          and sigsending = '1') then
193
          if count >= 0 and count < 8 then
194
          ps2_data <= hdata(count);</pre>
```

```
195
            sigsendend <= '0';
196
           end if;
197
           if count = 8 then
198
            ps2_data <= (not (hdata(0) xor hdata(1) xor hdata(2) xor hdata(3)
             xor hdata(4) xor hdata(5) xor hdata(6) xor hdata(7)));
199
             sigsendend <= '0';
200
201
           end if;
           if count = 9 then
202
            ps2_data <= 'Z';
203
204
             sigsendend <= '0';
205
           end if;
206
           if count = 10 then
207
            ps2_data <= 'Z';
             sigsendend <= '1';
208
209
             count := 0;
210
           end if;
211
           count := count + 1;
212
         end if;
213
        if sigclkheld = '1' then
          ps2_data <= '0';
214
           sigsendend <= '0';
215
216
          count := 0;
217
         end if;
         if resetn = '0' or sigsending = '0' then
218
          ps2_data <= 'Z';
219
220
           sigsendend <= '0';
221
          count := 0;
222
         end if;
223
       end process;
224
225
    end rtl;
```

# A.2 Componente MOUSE\_CTRL

Código VHDL 2: mouse\_ctrl.vhd

```
1
2
   -- Title
                 : MC613
                  : Mouse Controller
3
   -- Project
                  : www.ic.unicamp.br/~corte/mc613/
4
   -- Details
5
                     www.\ computer-engineering.\ org/ps2protocol/
6
7
   --File
                   : mouse\_ctrl.vhd
                 : Thiago Borges Abdnur
: IC — UNICAMP
   -- Author
8
Q
   -- Company
10
   -- Last update: 2010/04/12
11
12
   -- Description:
   -- PS2 mouse basic I/O control
13
14
15
   LIBRARY ieee;
16
17
   USE ieee.std_logic_1164.all;
   USE ieee.numeric_std.all;
19
    entity mouse_ctrl is
20
21
     generic(
        -- This is the system clock value in kHz. Should be at least 1 MHz.\\
22
       — Recommended value is 24000 kHz (CLOCK_24 (DE1 pins: PIN_A12 and
— PIN_B12))
23
24
25
        clkfreq : integer
26
      );
27
      port(
        ps2_data : inout std_logic; -- PS2 clock pin
ps2_clk : inout std_logic; -- PS2 clock pin
clk : in std_logic; -- system clock (same frequency as defined in
28
29
30
31
32
            : in std_logic; — Enable
        en
```

```
resetn : in std_logic; — Reset when '0'
33
        newdata : out std_logic;
                                       -- Rises when a new data package has arrived
                                        - from the mouse
35
        - Mouse buttons state ('1' when pressed):
36
           bt\_on(0): Left mouse button
37
        - bt_on(1): Right mouse button
38
39
            bt\_on(2): Middle mouse button (if it exists)
                 : out std_logic_vector(2 downto 0);
40
        bt on
41
42
        - Signals that an overflow occured on this package in one of the
43
        -- coordinates
44
        ox, oy : out std_logic;
45
        -- New position relative to the last package. Nine bit values in two's
46
47
        — complement for each coordinate.
48
                 : out std_logic_vector(8 downto 0);
49
         - Wheel movement relative to last package. 4 bit value in two's
50
51
        -- complement. Wheel up is a negative value, down is positive.
52
                : out std_logic_vector(3 downto 0)
      );
53
54
    end:
55
56
    architecture rtl of mouse_ctrl is
57
      component ps2_iobase
58
        generic(
          59
60
61
        port(
          ps2_data : inout std_logic;
62
63
          ps2_clk : inout std_logic;
                   : in std_logic;
: in std_logic;
64
          clk
65
          en
                  : in std_logic;
66
          resetn
          idata_rdy : in std_logic;
idata : in std_logic_vector(7 downto 0);
send_rdy : out std_logic;
67
68
69
70
          odata_rdy : out std_logic;
71
          odata
                    : out std_logic_vector(7 downto 0)
72
        );
73
      end component;
74
75
      signal sigsend, sigsendrdy, signewdata,
76
             sigreseting, xn, yn, sigwheel : std_logic;
77
      signal hdata, ddata : std_logic_vector(7 downto 0);
78
    begin
79
      ps2io : ps2_iobase generic map(clkfreq) port map(
80
        ps2_data, ps2_clk, clk, en, resetn, sigsend, hdata,
        sigsendrdy, signewdata, ddata
81
82
      );
83
84
       - Send Reset to mouse
85
      process(clk, en, resetn)
        type rststatename is (
86
          SETCMD, SEND, WAITACK, NEXTCMD, CLEAR
87
88
89
        constant ncmd : integer := 11; — Total number of commands to send
90
91
        type commands is array (0 to ncmd - 1) of integer;
92
        constant cmd : commands := (
          16#FF#, 16#F5#, — Reset and disable reporting
93
          16#F3#, 200, 16#F3#, 100, 16#F3#, 80, 16#F2#, — Wheel\ enabling
94
95
          16#F6#, 16#F4# — Restore defaults and enable reporting
96
        );
97
98
        variable state : rststatename;
99
        variable count : integer range 0 to ncmd := 0;
100
101
        if(rising_edge(clk)) then
102
         hdata <= X"00";
```

```
103
           sigsend <= '0';
104
           sigreseting <= '1';
105
106
           case state is
             when SETCMD =>
107
108
               hdata <= std_logic_vector(to_unsigned(cmd(count), 8));
109
               if sigsendrdy = '1' then
110
                 state := SEND;
111
               else
112
                 state := SETCMD;
113
               end if:
114
115
             when SEND =>
               hdata <= std_logic_vector(to_unsigned(cmd(count), 8));
116
               sigsend <= '1';
117
118
               state := WAITACK;
119
120
             when WAITACK =>
121
               if signewdata = '1' then
122
                    - Wheel detection
123
                  if cmd(count) = 16#F2# then
                     - If device ID is 0x00, it has no wheel
124
                   if ddata = X"00" then
125
                     sigwheel <= '0';
126
127
                     state := NEXTCMD;
128
                      If device ID is 0x03, it has a wheel
                    elsif ddata = X"03" then
129
130
                     sigwheel <= '1';
131
                     state := NEXTCMD;
132
                    end if;
133
                  else
134
                   state := NEXTCMD;
135
                  end if:
136
               end if;
137
138
             when NEXTCMD =>
139
               count := count + 1;
               if count = ncmd then
140
                 state := CLEAR;
141
142
               else
143
                 state := SETCMD;
144
               end if;
145
146
             when CLEAR =>
147
               sigreseting <= '0';
               count := 0;
148
149
           end case;
150
         end if;
         if resetn = '0' or en = '0' then
151
152
          state := SETCMD;
153
           count := 0;
154
           sigwheel <= '0';
155
         end if;
156
       end process;
157
        - Get update packages
158
159
       process(signewdata, sigreseting, en, resetn)
160
         variable count : integer range 0 to 4;
161
       begin
162
         if(rising_edge(signewdata) and sigreseting = '0'
163
          and en = '1') then
           newdata <= '0';
164
165
166
           case count is
167
             when 0 \Rightarrow
168
               bt_on <= ddata(2 downto 0);</pre>
169
               xn <= ddata(4);</pre>
               yn <= ddata(5);</pre>
170
171
               ox <= ddata(6);
172
               oy <= ddata(7);
```

```
173
             when 1 =>
174
175
               dx <= xn & ddata;
176
             when 2 =>
177
               dy <= yn & ddata;
178
179
             when 3 =>
180
181
               wheel <= ddata(3 downto 0);</pre>
182
183
             when others =>
184
               NULL;
185
           end case;
           count := count + 1;
186
           if (sigwheel = '0' and count > 2) or count > 3 then
187
             count := 0;
188
             newdata <= '1';
189
190
           end if;
191
         end if;
         if resetn = '0' or en = '0' then
192
           bt_on <= (others => '0');
193
           dx <= (others => '0');
194
           dy <= (others => '0');
195
           wheel <= (others => '0');
196
           xn <= '0';
197
           yn <= '0';
198
           ox <= '0';
199
200
           oy <= '0';
201
           count := 0;
           newdata <= '0';</pre>
202
203
         end if;
204
       end process;
205
    end rtl;
```

# A.3 Componente KBDEX\_CTRL

#### Código VHDL 3: kbdex\_ctrl.vhd

```
1
    -- Title
                   : MC613
                   : Keyboard Controller
    -- Project
    -- Details
                    : www.ic.unicamp.br/~corte/mc613/
4
5
                       www.\ computer-engineering.\ org/ps2protocol/
6
    --File
7
                    : kbdext_ctrl.vhd
                   : Thiago Borges Abdnur
: IC — UNICAMP
    -- Company
9
10
    -- Last update: 2010/03/29
11
    -- Description:
12

The keyboard controller receives serial data input from the device and
signals through 'key_on' when a key is pressed. Up to 3 keys can be pressed
simultaneously. The key code data is written to 'key_code':

14
15
            First key pressed:
             . key_code(15 downto 0) is set with data
17
18
                key\_on(0) rises
            First key released:
20
              . key_{-}on(0) falls
21
            Second key pressed:
23
              . key_code(31 downto 16) is set with data
24
               . key_on(1) rises
            Second key released:
25
26
              . key\_on(1) falls
27
            Third\ key\ pressed:
28
29
             . key\_code(47\ downto\ 32) is set with data
30
              . key_{-}on(2) rises
```

```
-- Third key released:
              . key\_on(2) falls
 33
 34
    -- Remarks:
           .clk: system clock frequency needs to be at least 10 MHz
 35
            . PrintScreen key signals as if two keys were pressed (E012 and E07C) . Pause/Break key signals as if two keys were pressed (14 and 77), so it
 36
 37
              is the same as if LCTRL (14) and NUNLOCK(77) were pressed.
 38
            . Currently it's not possible to write to the keyboard, turning its lights
 39
 40
 41
 42
 43
     LIBRARY ieee;
     USE ieee.std_logic_1164.all;
 44
 45
     USE ieee.numeric_std.all;
 46
 47
     entity kbdex_ctrl is
      generic(
 48
 49
        clkfreq : integer
 50
       );
       port(
 51
 52
         ps2_data : inout std_logic;
                    : inout std_logic;
          ps2_clk
 53
                     : in std_logic;
 54
         clk
                    : in std_logic;
: in std_logic;
: in std_logic_vector(2 downto 0); -- lights(Caps, Nun, Scroll)
 55
         en
 56
 57
         lights
 58
                    : out std_logic_vector(2 downto 0);
          key_on
         key_code : out std_logic_vector(47 downto 0)
 59
      );
60
 61
     end;
 62
     architecture rtl of kbdex_ctrl is
63
       component ps2_iobase
 64
 65
         generic(
 66
            {\tt clkfreq:integer---} \  \, \mathit{This} \  \, \mathit{is} \  \, \mathit{the} \  \, \mathit{system} \  \, \mathit{clock} \  \, \mathit{value} \  \, \mathit{in} \  \, \mathit{kHz}
 67
         port(
 68
 69
           ps2_data : inout std_logic;
            ps2_clk : inout std_logic;
 70
                     : in std_logic;
 71
            clk
                       : in
 72
                              std_logic;
                    : in std_logic;
 73
           resetn
 74
            idata_rdy : in std_logic;
           idata : in std_logic_vector(7 downto 0);
send_rdy : out std_logic;
 75
 76
 77
            odata_rdy : out std_logic;
 78
                      : out std_logic_vector(7 downto 0)
           odata
         );
 79
 80
       end component;
 81
 82
       type statename is (
         IDLE, FETCH, DECODE, CODE,
 83
 84
         RELEASE, EXTO, EXT1, CLRDP
 85
 86
 87
        - State machine signals
 88
       signal state, nstate : statename;
 89
       signal sigfetch, sigfetched, sigext0,
 90
               sigrelease, sigselect, sigclear : std_logic;
 91
 92
       -- Datapath signals
 93
       signal newdata, selE0, relbt, selbt,
 94
               key0en, key1en, key2en,
               keyOclearn, key1clearn, key2clearn : std_logic;
95
 96
       signal ps2_code
                             : unsigned( 7 downto 0);
                              : unsigned( 7 downto 0);
 97
       signal fetchdata
       signal upperdata
signal datacode
                              : unsigned( 7 downto 0);
98
                            : unsigned(15 downto 0);
 99
       signal keyOcode : unsigned(15 downto 0);
100
```

```
101
     signal key1code : unsigned(15 downto 0);
102
       signal key2code
                             : unsigned(15 downto 0);
103
104
       -- Lights control
105
       signal hdata
                             : std_logic_vector( 7 downto 0);
       signal sigsend, sigsendrdy, sigsending,
106
107
               siguplights : std_logic;
108
       -- PS2 output signals
109
       signal ps2_dataout : std_logic_vector(7 downto 0);
signal ps2_datardy : std_logic;
110
111
112
113
     begin
       ps2_ctrl : ps2_iobase generic map(clkfreq) port map(
114
115
        ps2_data, ps2_clk, clk, en, resetn, sigsend, hdata,
116
         \verb|sigsendrdy|, ps2_datardy|, ps2_dataout|
117
118
119
       ps2_code <= unsigned(ps2_dataout);</pre>
120
       -- State cicle
121
122
       process(clk, resetn, sigsending)
123
124
         -- Change state on falling edge of ps2_clk
125
         if(rising_edge(clk) and en = '1') then
126
           state <= nstate;</pre>
127
         end if:
128
         if resetn = '0' or sigsending = '1' then
129
           state <= IDLE;</pre>
130
         end if:
131
       end process;
132
       -- Select next state
133
134
       process(state, newdata)
135
       begin
136
         case state is
           when IDLE =>
137
             if newdata = '1' then
  nstate <= FETCH;</pre>
138
139
140
              else
141
               nstate <= IDLE;</pre>
142
              end if;
143
144
           when FETCH =>
145
             nstate <= DECODE;</pre>
146
147
           when DECODE =>
             if fetchdata = X"F0" then
148
               nstate <= RELEASE;</pre>
149
150
              elsif fetchdata = X"E0" then
151
               nstate <= EXT0;</pre>
152
              elsif fetchdata = X"E1" then
               nstate <= EXT1;</pre>
153
154
              else
               nstate <= CODE;</pre>
155
156
              end if;
157
158
           when CODE =>
159
             nstate <= CLRDP;</pre>
160
161
           when RELEASE | EXTO | EXT1 | CLRDP =>
             nstate <= IDLE;</pre>
162
163
         end case;
164
       end process;
165
166
       -- Current state output
167
       process(state)
168
169
        sigfetch <= '0';
170
       sigfetched <= '0';
```

```
171
         sigext0 <= '0';
172
         sigrelease <= '0';
         sigselect <= '0';
173
174
         sigclear <= '0';
175
176
         case state is
177
           when IDLE | EXT1 =>
             NULL;
178
179
180
           when FETCH =>
181
             sigfetch <= '1';
182
183
           when DECODE =>
             sigfetched <= '1';
184
185
186
           when CODE =>
             sigselect <= '1';
187
188
189
           when RELEASE =>
             sigrelease <= '1';
190
191
           when EXTO =>
192
             sigext0 <= '1';
193
194
195
           when CLRDP =>
196
            sigclear <= '1';
197
         end case:
198
       end process;
199
      -- \ \textit{Fetched signal register}
200
201
       process(clk, resetn)
202
       begin
         if(rising_edge(clk) and sigfetch = '1') then
203
204
          fetchdata <= ps2_code;
205
         end if;
         if resetn = '0' then
206
207
          fetchdata <= X"00";
208
         end if:
209
       end process;
210
211
      -- EXTO selection (SR Latch)
212
       process(sigext0, sigclear, resetn)
213
       begin
        if sigclear = '1' or resetn = '0' then
214
215
          selE0 <= '0';
         elsif sigext0 = '1' then
216
217
          selE0 <= '1';
218
         end if;
219
       end process;
220
221
        - Mux for upper value (E0 or 0)
222
       process(selE0)
223
       begin
224
        if selE0 = '1' then
          upperdata <= X"E0";
225
226
         else
          upperdata <= X"00";
227
228
         end if;
229
       end process;
230
231
       -- datacode data set
       datacode <= upperdata & fetchdata;
232
233
234
         Keys registers
235
      KEY0 : process(clk, key0clearn, resetn)
236
237
         if(rising_edge(clk) and key0en = '1') then
238
          keyOcode <= datacode;</pre>
239
         end if;
240
       if keyOclearn = '0' or resetn = '0' then
```

```
241
           key0code <= X"0000";
242
         end if:
       end process;
243
244
       KEY1 : process(clk, key1clearn, resetn)
245
246
       begin
247
         if(rising_edge(clk) and key1en = '1') then
248
          key1code <= datacode;
249
         end if;
250
         if key1clearn = '0' or resetn = '0' then
          key1code <= X"0000";
251
252
         end if;
253
       end process;
254
255
       KEY2 : process(clk, key2clearn, resetn)
256
         if(rising_edge(clk) and key2en = '1') then
257
258
           key2code <= datacode;
259
         end if:
         if key2clearn = '0' or resetn = '0' then
260
          key2code <= X"0000";
261
262
         end if;
263
       end process;
264
       -- Release command (SR Latch)
265
266
       process(sigrelease, sigclear, resetn)
267
       begin
268
         if sigclear = '1' or resetn = '0' then
269
           relbt <= '0';
         elsif sigrelease = '1' then
270
271
           relbt <= '1';
272
         end if;
273
       end process;
274
275
       - Release command (SR Latch)
276
       process(sigselect, sigclear, resetn)
277
         if sigclear = '1' or resetn = '0' then
  selbt <= '0';</pre>
278
279
         elsif sigselect = '1' then
280
          selbt <= '1';
281
282
         end if;
283
       end process;
284
285
         - Key replacement and clear selector
       SELECTOR : process(relbt, selbt)
286
287
         key0en <= '0'; key1en <= '0'; key2en <= '0'; key0clearn <= '1'; key1clearn <= '1'; key2clearn <= '1';
288
289
290
         -- Select an empty register to record fetched data
if relbt = '0' and selbt = '1' then
291
292
293
           if datacode /= key0code and datacode /= key1code and
            datacode /= key2code then
294
295
             if keyOcode = X"0000" then
               key0en <= '1';
296
297
              elsif key1code = X"0000" then
298
               key1en <= '1';
299
              elsif key2code = X"0000" then
300
               key2en <= '1';
301
              end if;
           end if;
302
303
           - Clear released key
         304
305
306
           if datacode = X"0012" then
             if keyOcode = X"E012" then
keyOclearn <= '0';</pre>
307
308
309
              elsif key1code = X"E012" then
310
               key1clearn <= '0';
```

```
311
             elsif key2code = X"E012" then
312
               key2clearn <= '0';
313
             end if;
314
           elsif datacode = X"0059" then
             if keyOcode = X"E059" then
315
316
               keyOclearn <= '0';
             elsif key1code = X"E059" then
317
               key1clearn <= '0';
318
             elsif key2code = X"E059" then
319
320
               key2clearn <= '0';</pre>
321
             end if;
322
           end if;
323
             - Handle normal release
           if key0code = datacode then
  key0clearn <= '0';</pre>
324
325
           elsif key1code = datacode then
326
             key1clearn <= '0';
327
           elsif key2code = datacode then
328
329
            key2clearn <= '0';
330
           end if;
331
         end if;
332
       end process;
333
334
       - Out with key codes
335
       key_code <= std_logic_vector(key2code & key1code & key0code);</pre>
336
337
       -- Turn buttons on
338
       process(clk, sigclear, resetn)
339
       begin
         if(rising_edge(clk) and sigclear = '1') then
340
           if keyOcode /= X"0000" then
341
             key_on(0) <= '1';
342
343
           else
344
             key_on(0) <= '0';
345
           end if:
346
347
           if key1code /= X"0000" then
             key_on(1) <= '1';
348
349
           else
350
            key_on(1) <= '0';
351
           end if;
352
353
           if key2code /= X"0000" then
354
             key_on(2) <= '1';
355
           else
            key_on(2) <= '0';
356
357
           end if;
358
         end if;
         if resetn = '0' then
359
360
          key_on <= "000";
361
         end if:
362
       end process;
363
364
       -- \ Comparator \ for \ newdata \ signal
365
            Signals on rising edge of ps2\_datardy
366
       process(ps2_datardy, sigfetched, sigsending, resetn)
367
       begin
368
         if(rising_edge(ps2_datardy)) then
369
          newdata <= '1';
370
         end if;
371
         if resetn = '0' or sigfetched = '1' or sigsending = '1' then
          newdata <= '0';
372
373
         end if;
374
       end process;
375
       — Keyboar lights control
— Detect lights state change
376
377
378
       process(clk, lights, sigsending, resetn)
379
        variable laststate : std_logic_vector(2 downto 0);
380
       begin
```

```
if resetn = '0' or sigsending = '1' then
381
382
           laststate := "XXX";
           siguplights <= '0';
383
384
         elsif(rising_edge(clk)) then
           if laststate /= lights then
385
             siguplights <= '1';
386
387
             laststate := lights;
388
           else
389
             siguplights <= '0';
390
           end if;
391
         end if:
392
       end process;
393
       - Send commands to keyboard
394
395
       process(clk, siguplights, en, resetn)
         type cmdstatename is (
396
           SETCMD, SEND, WAITACK, SETLIGHTS, SENDVAL, WAITACK1, CLEAR
397
398
399
         variable cmdstate : cmdstatename;
400
       begin
401
         if(rising_edge(clk)) then
           sigsend <= '0';
sigsending <= '1';
402
403
404
405
           case cmdstate is
406
             when SETCMD =>
               hdata <= X"ED";
407
               if sigsendrdy = '1' then
408
409
                 cmdstate := SEND;
410
               end if;
411
412
             when SEND =>
               sigsend <= '1';
413
414
                cmdstate := WAITACK;
415
416
             when WAITACK =>
417
               if ps2_datardy = '1' then
                 if ps2_dataout = X"FE" then
418
419
                    cmdstate := SETCMD;
420
                  else
421
                    cmdstate := SETLIGHTS;
422
                  end if;
423
               end if;
424
425
             when SETLIGHTS =>
               hdata <= "00000" & lights;
if sigsendrdy = '1' then
426
427
428
                    cmdstate := SENDVAL;
               end if;
429
430
431
             when SENDVAL =>
432
               sigsend <= '1';
               cmdstate := WAITACK1;
433
434
435
             when WAITACK1 =>
               if ps2_datardy = '1' then
436
437
                  if ps2_dataout = X"FE" then
438
                    cmdstate := SETLIGHTS;
439
                  else
440
                    cmdstate := CLEAR;
441
                  end if;
               end if;
442
443
444
             when CLEAR =>
               sigsending <= '0';
445
446
           end case;
447
         end if;
         if resetn = '0' or en = '0' or siguplights = '1' then
448
           sigsending <= '1';
449
           sigsend <= '0';
450
```

## A.4 Exemplos

#### A.4.1 Uso do mouse

Código VHDL 4: test\_mouse\_ctrl.vhd.

```
LIBRARY ieee;
   USE ieee.std_logic_1164.all;
3
   USE ieee.numeric std.all:
4
5
    entity ps2_mouse_test is
6
     port
7
8
                                  Clock Input
       CLOCK_24 : in STD_LOGIC_VECTOR (1 downto 0); -- 24 MHz
9
        CLOCK_27 : in STD_LOGIC_VECTOR (1 downto 0); — 27 MHz CLOCK_50 : in STD_LOGIC; — 50 MHz
10
11
                                                            — 300 КНг
        CLOCK_300 :
                     out STD_LOGIC;
12
13
                                 Push Button
14
        KEY : in STD_LOGIC_VECTOR (3 downto 0); — Pushbutton[3:0]
15
16
                                 DPDT Switch
17
        SW : in STD_LOGIC_VECTOR (9 downto 0); — Toggle Switch [9:0]
18
19
20
                                  7-SEG Dispaly -
                                                         -- Seven Segment Digit 0
21
        HEXO : out STD_LOGIC_VECTOR (6 downto 0);
                                                         -- Seven Segment Digit 1
        HEX1 : out STD_LOGIC_VECTOR (6 downto 0);
22
                                                          -- Seven Segment Digit 2
23
        HEX2 : out STD_LOGIC_VECTOR (6 downto 0);
^{24}
        HEX3 : out STD_LOGIC_VECTOR (6 downto 0);
                                                         -- Seven Segment Digit 3
25
26
                                     · LED
        LEDG : out STD_LOGIC_VECTOR (7 downto 0);
                                                          -- LED Green [7:0]
27
                                                         -- LED Red[9:0]
                out STD_LOGIC_VECTOR (9 downto 0);
        LEDR :
28
29
30
                                  PS2
       PS2_DAT : inout STD_LOGIC; — PS2 Data
PS2_CLK : inout STD_LOGIC — PS2 Clock
31
32
     ):
33
34
35
    architecture struct of ps2_mouse_test is
36
37
     component conv_7seg
       port(
38
                : in STD_LOGIC_VECTOR (3 downto 0);
39
         digit
         seg : out STD_LOGIC_VECTOR (6 downto 0)
40
41
42
      end component;
43
44
      component mouse_ctrl
45
       generic(
46
         clkfreq : integer
47
        port(
48
49
          ps2_data : inout std_logic;
          ps2_clk : inout std_logic;
clk : in std_logic;
50
         clk
51
                 : in std_logic;
52
          en
         resetn : in std_logic;
newdata : out std_logic;
53
54
          bt_on : out std_logic_vector(2 downto 0);
```

```
56
          ox, oy : out std_logic;
                   : out std_logic_vector(8 downto 0);
57
          dx, dy
                    : out std_logic_vector(3 downto 0)
58
          wheel
59
        );
60
      end component;
61
62
      signal CLOCK_100, CLOCKHZ, signewdata, resetn : std_logic;
      signal dx, dy : std_logic_vector(8 downto 0);
63
64
      signal x, y : std_logic_vector(7 downto 0);
65
      signal hexdata : std_logic_vector(15 downto 0);
66
67
      constant SENSIBILITY : integer := 16; --- Rise to decrease sensibility
68
      -- KEY(0) Reset
69
70
      resetn <= KEY(0);
71
72
      mousectrl : mouse_ctrl generic map (24000) port map(
        PS2_DAT, PS2_CLK, CLOCK_24(0), '1', KEY(0),
73
74
        signewdata, LEDG(7 downto 5), LEDR(9), LEDR(7), dx, dy, LEDG(3 downto 0)
75
76
77
      hexseg0: conv_7seg port map(
78
       hexdata(3 downto 0), HEXO
79
80
      hexseg1: conv_7seg port map(
81
        hexdata(7 downto 4), HEX1
82
83
      hexseg2: conv_7seg port map(
84
       hexdata(11 downto 8), HEX2
85
86
      hexseg3: conv_7seg port map(
87
       hexdata(15 downto 12), HEX3
88
89
90
       - Read new mouse data
91
      process(signewdata, resetn)
92
        variable xacc, yacc : integer range -10000 to 10000;
93
      begin
94
         if(rising_edge(signewdata)) then
95
          x <= std_logic_vector(to_signed(to_integer(signed(x)) + ((xacc + to_integer(signed(dx)
              )) / SENSIBILITY), 8));
96
          y <= std_logic_vector(to_signed(to_integer(signed(y)) + ((yacc + to_integer(signed(dy)
              )) / SENSIBILITY), 8));
97
          xacc := ((xacc + to_integer(signed(dx))) rem SENSIBILITY);
98
          yacc := ((yacc + to_integer(signed(dy))) rem SENSIBILITY);
99
         end if:
        if resetn = '0' then
100
101
          xacc := 0;
          yacc := 0;
102
103
          x <= (others => '0');
          y <= (others => '0');
104
105
         end if;
106
      end process;
107
      hexdata(3 downto 0) <= y(3 downto 0);</pre>
108
      hexdata(7 downto 4) <= y(7 downto 4);
109
      hexdata(11 downto 8) <= x(3 downto 0);</pre>
110
111
      hexdata(15 downto 12) <= x(7 downto 4);</pre>
112
113
      -- 100 KHz clock
114
      process(CLOCK_24(0))
115
        variable count : integer range 0 to 240 := 0;
116
117
        if(CLOCK_24(0)'event and CLOCK_24(0) = '1') then
          if count < 240 / 2 then
118
119
            CLOCK_100 <= '1';
120
           else
121
            CLOCK_100 <= '0';
122
           end if;
123
          if count = 240 then
```

```
124
        count := 0;
125
          end if;
126
          count := count + 1;
127
         end if;
128
      end process;
129
130
       - 300 KHz clock
      process(CLOCK_24(0))
131
132
         variable count : integer range 0 to 80 := 0;
133
       begin
134
        if (CLOCK_24(0)'event and CLOCK_24(0) = '1') then
135
          if count < 80 / 2 then
136
            CLOCK_300 <= '1';
137
           else
138
            CLOCK_300 <= '0';
139
           end if;
           if count = 80 then
140
141
           count := 0;
142
          end if;
143
          count := count + 1;
144
        end if;
145
      end process;
146
147
      -- Hz clock
      process(CLOCK_24(0))
148
149
        constant F_HZ : integer := 1000000;
150
151
         constant DIVIDER : integer := 24000000/F_HZ;
152
         variable count : integer range 0 to DIVIDER := 0;
153
154
        if(rising_edge(CLOCK_24(0))) then
155
          if count < DIVIDER / 2 then
            CLOCKHZ <= '1';
156
157
158
            CLOCKHZ <= '0';
159
           end if;
160
          if count = DIVIDER then
161
            count := 0;
162
           end if;
163
          count := count + 1;
164
        end if;
165
       end process;
    end struct;
166
```

#### A.4.2 Uso do teclado

Código VHDL 5: test\_kbdex\_ctrl.vhd.

```
LIBRARY ieee;
   USE ieee.std_logic_1164.all;
3
4
   entity ps2_kbd_test is
5
     port
6
                                 Clock Input
7
       CLOCK_24 : in STD_LOGIC_VECTOR (1 downto 0); — 24 MHz
CLOCK_27 : in STD_LOGIC_VECTOR (1 downto 0); — 27 MHz
CLOCK_50 : in STD_LOGIC; — 50 MHz
8
9
10
       -- CLOCKTAP : out STD_LOGIC;
11
12
                                 Push Button
13
       14
15
                               - DPDT Switch
16
17
       SW : in STD_LOGIC_VECTOR (9 downto 0); — Toggle Switch [9:0]
18
                                  7-SEG Dispaly -
19
20
       HEXO : out STD_LOGIC_VECTOR (6 downto 0); — Seven Segment Digit 0
```

```
21
        HEX1 : out STD_LOGIC_VECTOR (6 downto 0); — Seven Segment Digit 1
                   out STD_LOGIC_VECTOR (6 downto 0);
                                                             -- Seven Segment Digit 2
22
                 out STD_LOGIC_VECTOR (6 downto 0);
23
                                                             -- Seven Segment Digit 3
        HEX3 :
24
25
                                       - LED
        LEDG : out STD_LOGIC_VECTOR (7 downto 0); — LED Green[7:0] LEDR : out STD_LOGIC_VECTOR (9 downto 0); — LED Red[9:0]
26
27
28
29
                                     PS2
       PS2_DAT : inout STD_LOGIC; — PS2 Data
PS2_CLK : inout STD_LOGIC — PS2 Clock
30
31
     );
32
33
    end;
34
35
    architecture struct of ps2_kbd_test is
36
     component conv_7seg
37
        port(
                 : in STD_LOGIC_VECTOR (3 downto 0);
38
          digit
39
                  : out STD_LOGIC_VECTOR (6 downto 0)
          seg
40
41
      end component;
42
43
      component kbdex_ctrl
        generic(
44
45
          clkfreq : integer
46
47
        port(
48
          ps2_data : inout std_logic;
          ps2_clk : inout std_logic;
clk : in std_logic;
49
50
          clk
                    : in std_logic;
51
          en
                   : in std_logic;
: in std_logic_vector(2 downto 0); -- lights(Caps, Nun, Scroll)
: out std_logic_vector(2 downto 0);
52
          resetn
53
          lights
54
          key_on
          key_code : out std_logic_vector(47 downto 0)
55
56
        );
57
      end component;
58
      signal CLOCKHZ, resetn : std_logic;
59
      signal key0
60
                                : std_logic_vector(15 downto 0);
61
      signal lights, key_on : std_logic_vector( 2 downto 0);
62
    begin
      resetn <= KEY(0);
63
64
65
      hexseg0: conv_7seg port map(
       key0(3 downto 0), HEXO
66
67
      hexseg1: conv_7seg port map(
68
69
      key0(7 downto 4), HEX1
70
71
      hexseg2: conv_7seg port map(
72
       key0(11 downto 8), HEX2
73
      hexseg3: conv_7seg port map(
74
75
      key0(15 downto 12), HEX3
76
77
78
      kbd_ctrl : kbdex_ctrl generic map(24000) port map(
79
       PS2_DAT, PS2_CLK, CLOCK_24(0), KEY(1), resetn, lights(1) & lights(2) & lights(0),
80
        key_on, key_code(15 downto 0) => key0
81
82
83
      LEDG(7 downto 5) <= key_on;</pre>
84
      -- lights <= SW(2 downto 0);
85
86
87
       - CLOCKTAP <= CLOCKHZ;
88
       - Playing with lights! xD
89
90
     process(CLOCKHZ, resetn, key_on)
```

```
91
        variable dir : boolean := false;
92
        if(rising_edge(CLOCKHZ)) then
93
94
          if lights(2) = '1' then
           dir := true;
95
           elsif lights(0) = '1' then
96
97
            dir := false;
           end if;
98
99
          if key_on = "000" then
100
            if not dir then
              lights <= lights(1 downto 0) & lights(2);
101
102
103
              lights <= lights(0) & lights(2 downto 1);
104
             end if;
105
          end if;
         end if;
106
         if resetn = '0' then
107
108
          dir := false;
109
          lights <= "001";
110
         end if;
111
      end process;
112
113
      -- Hz clock
      process(CLOCK_24(0))
114
115
        constant F_HZ : integer := 5;
116
117
        constant DIVIDER : integer := 24000000/F_HZ;
118
         variable count : integer range 0 to DIVIDER := 0;
119
      begin
        if(rising_edge(CLOCK_24(0))) then
120
121
          if count < DIVIDER / 2 then</pre>
122
            CLOCKHZ <= '1';
123
          else
124
            CLOCKHZ <= '0';
125
           end if;
          if count = DIVIDER then
126
           count := 0;
127
128
          end if;
129
          count := count + 1;
130
        end if;
131
      end process;
132
    end struct;
```